Mentor Graphics IO Designer V2004.2.1857 可編程閘陣列 英文版 軟體簡介: MentorGraphicsIODesignerV2004.2.1857 ‧測試環境WindowsXPServicePack1繁體中文專業版、P4-2.8G中央處理器 、256Mb記憶體、NTFS格式80.0Gb硬碟。 ‧請詳閱光碟底下中文說明.exe或install.en.txt英文原文安裝說明   內容說明: 今天宣佈推出I/ODesigner,這是一款為現場可程式編輯門陣列【FPGA】和印刷 電路板的協作型芯片-板卡設計提供便利條件的新型解決方案。作為Mentor公司 不斷努力支援電子公司充分運用PCB和FPGA技術的最新進步成果的一部分,這 款獨特的解決方案允許在將複雜FPGA實施進入印刷電路板的流程中實現雙向溝通 和資料管理。在產品個案研究中,通過協作管理FPGA和PCB設計,I/O Designer允許使用者縮短印刷電路板線路總長度15%以上,從而可以減少布線層 面,顯著縮短設計時間,最佳化系統性能並降低產品製造成本。 MentroGraphics公司系統設計部副總裁兼總經理HenryPotts說:「作為業界唯 一在PCB和FPGA設計領域都掌握專門技術的EDA工具提供商,Mentor Graphics率先提供解決方案將以往各自分離的設計流程整合在一起。I/O Designer允許PCB設計人員在設計流程中及早介入更多控制,確保整個系統設計 團隊能夠發揮最大生產效率。整合FPGA和PCB設計流程已經不再僅僅是一種提 高效能的重要方式--它已經成為確保系統性能和降低產品成本的必要條件。」 整合式芯片-板卡設計 I/ODesigner解決方案是專為FPGA和PCB協作設計提供的,它在這兩種獨特 的設計環境之間架起了橋樑,自動執行將當前高管腳數、高速度FPGA實施進入 複雜印刷電路板所必需的各種流程。I/ODesigner首先從FPGA的早期硬體描述 語言【HDL】的描述開始,其自動的原理圖符號產生功能為PCB設計人員提供了在 PCB設計中用來表示FPGA的原理圖符號。然後,I/ODesigner通過下列方式逐 漸增加並雙向管理FPGA上的管腳分配: -在引導式FPGA庫環境中採用圖形方式將各種信號分配給指定的管腳; -約束綜合前管腳對映,實現FGPA和PCB最佳化互聯; -將允許的FPGA管腳交換傳遞給PCB解決方案; -在FPGA和PCB解決方案之間同步開展管腳引線分配,迅速完成時序閉合和布 線; -在PCB和FPGA解決方案之間溝通傳達約束條件; -允許設計人員針對PCB佈局設計最佳化其I/O設計。 Astron公司研究和開發部電子設計工程師ArieDoorduin說:「運用I/O Designer,我們的團隊可以節省以往用於人工檢查和復檢FPGA管腳表的數小時時 間。現在,我們通過I/ODesigner,可以清晰一致地掌握原理圖與綜合工具的管 腳分配之間的關係。因此,我們絕對不需要作任何檢查。」